Show simple item record

dc.contributor.authorEscobar Ortiz, Edwin Sneider
dc.date.accessioned2023-04-26T16:23:14Z
dc.date.available2023-04-26T16:23:14Z
dc.date.issued2023-04-26
dc.identifier.urihttps://hdl.handle.net/20.500.12558/4873
dc.description.abstractEste documento expone el proceso realizado en el diseño de un algoritmo PLL (Phase locked loop) para la supresión de armónicos de corriente presentes en redes de distribución debido a la presencia de cargas no lineales. La presencia de armónicos en estas redes puede causar algunos problemas como: sobrecalentamiento de conductores, disminución de la vida útil de los dispositivos e interferir en la etapa de sincronización. El diseño del algoritmo PLL se realizó teniendo en cuenta los parámetros de tensión y frecuencia típicos en las redes monofásicas residenciales. El inversor es diseñado para que trabaje como un filtro activo de potencia en paralelo (Shunt), permitiendo así la supresión de armónicos de corriente en la red. El dimensionamiento es calculado teniendo como requerimiento compensar los armónicos generados por la carga no lineal. La implementación del algoritmo se ejecuta sobre una tarjeta de desarrollo seleccionada de acuerdo con unos requisitos funcionales establecidos. Usando la técnica “Processor in the loop” y la herramienta “Simulink” se presentan diferentes casos de estudio, en los cuales se somete al algoritmo diseñado e implementado en la tarjeta de desarrollo ante diferentes perturbaciones presentes en redes. Los resultados obtenidos en los casos de estudio son presentados y analizados, evaluando el comportamiento transitorio, el tiempo de estabilización y la calidad en la forma de onda de la corriente. This document describes the process carried out for the design of a PLL (Phase locked loop) algorithm for the mitigation of current harmonics present in distribution grids due to the presence of non-linear loads. The presence of harmonics in these grids can cause some problems such as: overheating of conductors, decrease in the useful life of the devices and errors with the synchronization stage. The design of the PLL algorithm was carried out considering the typical voltage and frequency parameters in single-phase residential networks. The inverter is designed to work as an active power filter in parallel (Shunt), thus allowing the mitigation of current harmonics in the grid. The sizing is calculated having as a requirement to compensate the harmonics generated by the non-linear load. The algorithm implementation is executed on a selected development card according to established functional requirements. Using the "Processor in the loop" technique and the "Simulink" tool, different case studies are presented, in which the algorithm designed and implemented in the development board is subjected to different disturbances present in networks. The results obtained in the study cases are presented and analyzed, evaluating the transitory behavior, the stabilization time and the quality of the current waveform.spa
dc.description.sponsorshipSede Fusagasugáspa
dc.relation.ispartofseriesTGIEFU;2382
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 International*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subjectAlgoritmospa
dc.subjectSincronizaciónspa
dc.subjectArmónicosspa
dc.subjectDistribuciónspa
dc.subjectRedspa
dc.subjectEnergías renovablesspa
dc.subjectAlgorithmspa
dc.subjectsynchronizationspa
dc.subjectHarmonicsspa
dc.subjectDistributionspa
dc.subjectGridspa
dc.subjectRenewable energyspa
dc.titleDiseño e implementación de un algoritmo de sincronización para la supresión de armónicos en redes de distribuciónspa
dc.typeTrabajo de gradospa


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record

Attribution-NonCommercial-NoDerivatives 4.0 International
Except where otherwise noted, this item's license is described as Attribution-NonCommercial-NoDerivatives 4.0 International

Línea gratuita: 018000180414 | e-mail: formacion.biblioteca@ucundinamarca.edu.co

Seccional Girardot: Carrera 19 No. 24-209 | (+571) 8335071

Seccional Ubaté: Calle 6 No. 9-80 | (+571) 8553055

Extensión Chía: Autopista Chía - Cajicá | Sector “El Cuarenta” | (+571) 8281483 Ext. 418

Extensión Chocontá: Carrera 3 No. 5-71 | (+571) 8562520

Extensión Facatativá: Calle 14 con Avenida 15 | (+571) 8920706

Extensión Soacha: Diagonal 9 No. 4 B-85 | (+571) 7219220

Extensión Zipaquirá: Carrera 7 No. 1-31 | (+571) 8515792

Oficinas Bogotá D.C.: Carrera 20 No. 39-32 Teusaquillo | (+571)7448180


Notificaciones judiciales:

Dirección Jurídica (+571) 8281483 Ext. 115 | e-mail oficinajuridicaudec@ucundinamarca.edu.co

Políticas de Tratamiento de Datos Personales

© 2018 UCUNDINAMARCA Generación Siglo 21

Vigilada Mineducación

Reconocida por resolución No. 19530, de Diciembre 30 de 1992 (MEN)

Oficina Asesora de Comunicaciones

Derechos reservados